•  

    Новостная рассылка

    Подпишитесь и получайте самые свежие новости.
    Подписаться на новостную рассылку
  • Проектирование систем на базе ПЛИС в MATLAB и Simulink

    4 февраля 2016
    10:00
    Мероприятие бесплатное
    Регистрация обязательна
    и заканчивается за сутки до начала мероприятия

    Михаил Песельник, ведущий инженер ЦИТМ Экспонента

    Михаил Песельник - ведущий инженер ЦИТМ Экспонента по прототипированию алгоритмов в реальном времени, а также по процессам верификации и валидации при проектировании встраиваемых систем повышенной надежности. Михаил имеет квалификацию магистра по специальности "Системный анализ, управление и обработка информации" в МГУЛ. Михаил имеет многолетний опыт работы с инструментами MathWorks в области разработки алгоритмов управления и является профессиональным тренером по модельно-ориентированному проектированию. До перехода в ЦИТМ Экспонента, он работал в мировых автомобильных компаниях, разрабатывая системы управления для двигателей внутреннего сгорания.

    Приглашаем Вас на бесплатный семинар, "Проектирование систем на базе ПЛИС в MATLAB и Simulink"

    На данном семинаре вы узнаете, как инструменты модельно-ориентированного проектирования среды Simulink ускоряют разработку встроенных систем обработки сигналов. Инженер департамента MathWorks Михаил Песельник расскажет об имитационном моделировании, реализации и проверке систем обработки сигналов в реальном времени.

    В ходе семинара вы узнаете, как с помощью инструментов MathWorks:

    • Проводить целочисленное моделирование в среде Simulink
    • Генерировать HDL код из Simulink, Stateflow и кода MATLAB
    • Оптимизировать получаемый дизайн по скорости и площади
    • Осуществлять верификацию HDL посредством ко-симуляции с HDL симуляторами и метода ПЛИС-в-контуре

    На демонстрационном примере будет показано, как модель параметрического эквалайзера в Simulink, разработанная в арифметике с плавающей точкой, переводится в арифметику с фиксированной точкой, подготавливается к генерации HDL кода и реализуется на отладочной плате Xilinx SP605. Реализация затем верифицируется с помощью метода ПЛИС-в-контуре. 

    Для участия в семинаре, предварительно зарегистрируйтесь. Места ограничены.

    Подробная программа семинара

    9:30 – 10:00

    Регистрация, приветственный кофе

    10:00 – 10:50

    Введение в модельно-ориентированное проектирование.

    Симуляция: спецификация, прототипирование

    10:50 – 11:30

    Проектирование: перевод алгоритма в фиксированную точку.

    11:30 – 12:00

    Кофе-брейк

    12:00 – 13:40

    Генерация HDL кода, оптимизация по скорости и площади и верификация.

    13:40 – 14:00

    Поддержка промышленных стандартов (КТ-254).

    Обзор доступных тренингов по затронутой тематике. Ответы на вопросы.

    • Регистрация закрыта