•  

    Новостная рассылка

    Подпишитесь и получайте самые свежие новости.
    Подписаться на новостную рассылку
  • Реализация алгоритма высокопроизводительного БПФ на ПЛИС

    12 июля 2016
    11:00 и 17:00
    Мероприятие бесплатное
    Регистрация обязательна

    Марат Усс, инженер департамента MathWorks

    Марат специализируется на системах цифровой обработки сигналов, системах обработки изображений и компьютерного зрения, а также радиолокационных системах. В 2010 году окончил Московский Энергетический Институт по специальности "Радиотехника". Работает в компании MathWorks с 2013 года.

    На данном вебинаре вы узнаете, как разрабатывать и верифицировать высокоскоростные алгоритмы обработки сигналов с использованием HDL Coder и HDL Verifier.

    Высокоскоростная обработка сигналов применяется в системах широкополосной беспроводной связи, транспортных сетях связи и радиолокационных системах. Данный вебинар демонстрирует полный рабочий процесс разработки алгоритма быстрого преобразования Фурье (БПФ) производительностью 1.6 GSPS в секунду, и реализации его на ПЛИС.

    В ходе вебинара будет рассмотрены следующие этапы:

    • Разработка алгоритма БПФ в 4096 точек в MATLAB
    • Построение модели для аппаратной реализации в Simulink
    • Преобразование модели в арифметику с фиксированной точкой
    • Оптимизация модели под выбранную микросхему ПЛИС
    • Генерация синтезируемого Verilog-кода с использованием HDL Coder
    • Верификация сгенерированного Verilog-кода с использованием HDL Verifier

    Вебинар ориентирован на инженеров, системных архитекторов и руководителей проектов, занимающихся разработкой и проектированием встроенных систем цифровой обработки сигналов и систем связи.

    Участие в вебинаре бесплатное. Пожалуйста, предварительно зарегистрируйтесь.